Tilera TILE-Gx — различия между версиями

Материал из Национальной библиотеки им. Н. Э. Баумана
(Новая страница: «'''Tilera Corporation''' — fabless-компания, разрабатывающая многоядерные процессоры общего назначен…»)
 
(Семейство процессоров Tile-Gx)
Строка 1: Строка 1:
 
'''Tilera Corporation''' — fabless-компания, разрабатывающая многоядерные процессоры общего назначения, с большим числом ядер (десятки и сотни). Её продукция используется в сетевом оборудовании, аппаратных файерволах, аппаратных ускорителях устанавливаемых в суперкомпьютерах, и в «облачных серверах» Quanta S2Q.
 
'''Tilera Corporation''' — fabless-компания, разрабатывающая многоядерные процессоры общего назначения, с большим числом ядер (десятки и сотни). Её продукция используется в сетевом оборудовании, аппаратных файерволах, аппаратных ускорителях устанавливаемых в суперкомпьютерах, и в «облачных серверах» Quanta S2Q.
 +
 +
'''Tilera Corporation''' — fabless-компания, разрабатывающая многоядерные процессоры общего назначения, с большим числом ядер (десятки и сотни). Её продукция используется в сетевом оборудовании, аппаратных файерволлах, аппаратных ускорителях устанавливаемых в суперкомпьютерах, и в «облачных серверах» Quanta S2Q.
 +
 +
Признана одной из 50 наиболее инновационных компаний журналом MIT Technology Review.[4] С момента анонса своих 64-ядерных процессоров в 2007 году компания Tilera получила около 75 наград за дизайн и отгрузила заказчикам несколько тысяч чипов. Сегодня основными заказчиками чипов Tilera являются компании 3Com, Top Layer Security (англ.) и JumpGen Systems.
  
 
==Семейство процессоров Tile-Gx==
 
==Семейство процессоров Tile-Gx==
Строка 7: Строка 11:
 
! Процессор !! Количество ядер !! Пакетные интерфейсы !! Интерфейсы связи !! DDR3 !! Частота
 
! Процессор !! Количество ядер !! Пакетные интерфейсы !! Интерфейсы связи !! DDR3 !! Частота
 
|-
 
|-
| Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки
+
| TILE-Gx100 || 100 || 8 XAUI,32 SGMII || 2х40 Гб/с || 4х@2133 || 1,25-1,5 ГГц
 
|-
 
|-
| Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки
+
| TILE-Gx64 || 64 || 6 XAUI,24 SGMII || 2х40 Гб/с || 4х@1600 || 1,25-1,5 ГГц
 
|-
 
|-
| Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки
+
| ТILE-Gx36 || 36 || 4 XAUI,16 SGMII ||   || 2х@1600 || 1,25-1,5 ГГц
 
|-
 
|-
| Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки || Текст ячейки
+
| TILE-Gx16 || 16 || 1 XAUI,12 SGMII ||   ||2@1333 || 1-1,25 ГГц
 
|}
 
|}
 
Процессоры несовместимы напрямую с чипами на базе микроархитектуры x86, однако поддерживают ОС на базе ядра Linux. Для того чтобы использовать привычные приложения, их необходимо сортировать с помощью прилагаемых программных инструментов (совместимость на уровне исходных текстов).
 
Процессоры несовместимы напрямую с чипами на базе микроархитектуры x86, однако поддерживают ОС на базе ядра Linux. Для того чтобы использовать привычные приложения, их необходимо сортировать с помощью прилагаемых программных инструментов (совместимость на уровне исходных текстов).
  
Семейство Tile-Gx [10] выводит вычисления с использованием 64- разрядных процессоров на новый уровень, позволяя многим приложениям достигать высоких показателей производительности. Семейство включает в себя устройства с количеством ядер от 16-ти до 100 ( рис. 3.9), соединенных накристальной сетью Tilera's iMesh
+
Семейство Tile-Gx выводит вычисления с использованием 64- разрядных процессоров на новый уровень, позволяя многим приложениям достигать высоких показателей производительности. Семейство включает в себя устройства с количеством ядер от 16-ти до 100 (см. рис. ниже), соединенных накристальной сетью Tilera's iMesh
 +
 
 +
[[Файл:3 09.jpg|600px|центр|Общая структура процессоров Tile-Gx]]
 +
 
 +
Так же, как и в предыдущих семействах, составной единицей процессора является ячейка, содержащая полноценный процессор с кэшами первого и второго уровней и неблокируемый коммутатор, соединяющий процессор (вычислительное ядро) с сетью ( рис. 3.10). Ядра, как и в предыдущих процессорах данной компании, могут работать как под управлением отдельной операционной системы, так и сгруппированными для работы под многопроцессорной системой типа SMP Linux.
  
 +
[[Файл:3 10.jpg|600px|центр|Ячейка Tile-Gx]]
  
 
==Источники==
 
==Источники==

Версия 22:54, 26 декабря 2016

Tilera Corporation — fabless-компания, разрабатывающая многоядерные процессоры общего назначения, с большим числом ядер (десятки и сотни). Её продукция используется в сетевом оборудовании, аппаратных файерволах, аппаратных ускорителях устанавливаемых в суперкомпьютерах, и в «облачных серверах» Quanta S2Q.

Tilera Corporation — fabless-компания, разрабатывающая многоядерные процессоры общего назначения, с большим числом ядер (десятки и сотни). Её продукция используется в сетевом оборудовании, аппаратных файерволлах, аппаратных ускорителях устанавливаемых в суперкомпьютерах, и в «облачных серверах» Quanta S2Q.

Признана одной из 50 наиболее инновационных компаний журналом MIT Technology Review.[4] С момента анонса своих 64-ядерных процессоров в 2007 году компания Tilera получила около 75 наград за дизайн и отгрузила заказчикам несколько тысяч чипов. Сегодня основными заказчиками чипов Tilera являются компании 3Com, Top Layer Security (англ.) и JumpGen Systems.

Семейство процессоров Tile-Gx

Компания Tilera 26 октября 2009 года анонсировала стоядерные 64bit RISC-процессоры серии Tile-Gx общего назначения для применения в серверах, выполняющих многопоточные приложения. Процессор выполнен по 40-нанометровому технологическому процессу с максимальным тепловыделением 55 ватт (16-ядерный вариант — около 5 ватт). За счет применения специализированных модулей процессор сможет обеспечивать поток до 40 Гбит/с шифрованного трафика и до 20 Гбит/с сжатого в режиме full duplex. Процессор изначально разрабатывается для работы под операционной системой Linux. Также представлены чипы с 64, 36 и 16 ядрами ( таблица 3.1).

Процессор Количество ядер Пакетные интерфейсы Интерфейсы связи DDR3 Частота
TILE-Gx100 100 8 XAUI,32 SGMII 2х40 Гб/с 4х@2133 1,25-1,5 ГГц
TILE-Gx64 64 6 XAUI,24 SGMII 2х40 Гб/с 4х@1600 1,25-1,5 ГГц
ТILE-Gx36 36 4 XAUI,16 SGMII 2х@1600 1,25-1,5 ГГц
TILE-Gx16 16 1 XAUI,12 SGMII 2@1333 1-1,25 ГГц

Процессоры несовместимы напрямую с чипами на базе микроархитектуры x86, однако поддерживают ОС на базе ядра Linux. Для того чтобы использовать привычные приложения, их необходимо сортировать с помощью прилагаемых программных инструментов (совместимость на уровне исходных текстов).

Семейство Tile-Gx выводит вычисления с использованием 64- разрядных процессоров на новый уровень, позволяя многим приложениям достигать высоких показателей производительности. Семейство включает в себя устройства с количеством ядер от 16-ти до 100 (см. рис. ниже), соединенных накристальной сетью Tilera's iMesh

Общая структура процессоров Tile-Gx

Так же, как и в предыдущих семействах, составной единицей процессора является ячейка, содержащая полноценный процессор с кэшами первого и второго уровней и неблокируемый коммутатор, соединяющий процессор (вычислительное ядро) с сетью ( рис. 3.10). Ядра, как и в предыдущих процессорах данной компании, могут работать как под управлением отдельной операционной системы, так и сгруппированными для работы под многопроцессорной системой типа SMP Linux.

Ячейка Tile-Gx

Источники